FOPLP先進(jìn)封裝領(lǐng)域玩家+1
近日,半導(dǎo)體設(shè)備廠商盛美上海推出了用于FOPLP的Ultra ECP ap-p面板級(jí)電鍍?cè)O(shè)備。而在此前,盛美上海還推出了適用于扇出型面板級(jí)封裝應(yīng)用的Ultra C vac-p負(fù)壓清洗設(shè)備。這意味著盛美上海已經(jīng)成功進(jìn)軍高增長(zhǎng)的扇出型面板級(jí)封裝FOPLP市場(chǎng)。
值得一提的是,自今年二季度以來(lái),AMD等芯片廠商積極接洽臺(tái)積電及專(zhuān)業(yè)封測(cè)代工廠(OSAT)以FOPLP技術(shù)進(jìn)行芯片封裝,扇出型面板級(jí)封裝也因此愈發(fā)受到業(yè)界的關(guān)注。
事實(shí)上,先進(jìn)封裝對(duì)于滿(mǎn)足低延遲、高帶寬和高性?xún)r(jià)比半導(dǎo)體芯片的需求變得越來(lái)越重要。而扇出型面板級(jí)封裝能夠提供高帶寬和高密度的芯片互連,因此具有更大的發(fā)展?jié)摿Α?/span>
FOPLP是在更大的方形載板上進(jìn)行扇出制程,可以將多個(gè)芯片、無(wú)源器件和互連集成在面板上的單個(gè)封裝內(nèi),能提供更高的靈活性、可擴(kuò)展性以及成本效益。
由于可在更大的矩形面板上重新分配芯片,扇出型面板級(jí)封裝為封裝大型圖形處理器(GPU)和高密度高帶寬內(nèi)存(HBM)節(jié)約了大量成本。
據(jù)悉,傳統(tǒng)硅晶圓的使用率低于85%,而面板的使用率高于95%。600x600毫米面板的有效面積是300毫米傳統(tǒng)硅晶圓有效面積的5.7倍,面板總體成本預(yù)計(jì)可降低66%。面積利用率的提高帶來(lái)了更高的產(chǎn)能、更大的AI芯片設(shè)計(jì)靈活性以及顯著的成本降低。
目前,F(xiàn)OPLP先進(jìn)封裝領(lǐng)域的玩家主要包括力成、日月光、矽品、臺(tái)積電、群創(chuàng)、納沛斯半導(dǎo)體及三星電機(jī)等。
TrendForce集邦咨詢(xún)認(rèn)為,F(xiàn)OPLP技術(shù)的優(yōu)勢(shì)及劣勢(shì)、發(fā)展機(jī)會(huì)及挑戰(zhàn)并存。主要優(yōu)勢(shì)為低單位成本及大封裝尺寸,只是技術(shù)及設(shè)備體系尚待發(fā)展,技術(shù)商業(yè)化的進(jìn)程存在高度不確定性,預(yù)估目前FOPLP封裝技術(shù)發(fā)展在消費(fèi)性IC及AI GPU應(yīng)用的量產(chǎn)時(shí)間點(diǎn),可能分別落于2024年下半年至2026年,以及2027-2028年。
聲明:本文摘自國(guó)內(nèi)外相關(guān)研究報(bào)道,文章內(nèi)容不代表本網(wǎng)站觀點(diǎn)和立場(chǎng),僅供參考。
